

#### Dipartimento di Scienze Fisiche, Informatiche e Matematiche

# 8. Sintesi di Reti Logiche Sequenziali

Architettura dei calcolatori [MN1-1143]

Corso di Laurea in INFORMATICA (D.M.270/04) [16-215] Anno accademico 2022/2023

Prof. Alessandro Capotondi a.capotondi@unimore.it

È vietata la copia e la riproduzione dei contenuti e immagini in qualsiasi forma.

È inoltre vietata la redistribuzione e la pubblicazione dei contenuti e immagini non autorizzata espressamente dall'autore o dall'Università di Modena e Reggio Emilia.



# Reti sequenziali

Reti sequenziali: reti logiche in cui in ogni istante le uscite (e il comportamento interno) dipendono non solo dalla configurazione degli ingressi in quell'istante, ma anche dalle configurazioni degli ingressi negli istanti precedenti.

- Nelle reti sequenziali il comportamento dipende dalla storia passata; devono conservare memoria degli eventi passati nel proprio stato interno.
- Variazioni delle configurazioni di ingresso modificano, oltre che le uscite, anche lo stato interno. Lo stato interno attuale si dice stato presente. In seguito alla variazione degli ingressi il sistema può calcolare in ogni istante quello che sarà lo stato futuro.

### Reti sequenziali: «quando» variano gli stati?

Quando avviene l'aggiornamento dello stato presente allo stato futuro appena calcolato?

- Le Reti sequenziali possono essere asincrone o sincrone:
  - asincrone, se le variazioni delle configurazioni di ingresso vengono sentite e modificano lo stato e le uscite in qualsiasi istante
  - sincrone, se le variazioni delle configurazioni di ingresso vengono sentite e modificano lo stato e le uscite solo in presenza di un opportuno evento di sincronizzazione
- L'evento di sincronizzazione è normalmente associato ad un segnale attivo (il clock) o al cambiamento dello stato del segnale di sincronizzazione (fronte del clock)

### II Clock

- Il segnale di clock è generato da un circuito (realizzato con un opportuno cristallo\*) che emette un segnale impulsivo periodico con una precisa durata (pulse width) e con un preciso intervallo tra due impulsi consecutivi.
- Il clock è un segnale free-running ossia che continua indefinitamente (almeno finche' il sistema e' alimentato), di tipo periodico, con un periodo detto tempo di clock Tck (clock cycle time); il suo reciproco è la frequenza di clock fck o f.
- Una rete che ha la frequenza di 100MHz ha un ciclo di clock di 10ns.

<sup>\*)</sup> Effetto Piezoelettrico: <a href="https://www.treccani.it/enciclopedia/piezoelettricita/">https://www.treccani.it/enciclopedia/piezoelettricita/</a>

### Clock: livelli e fronti

 Si definiscono livelli (alto e basso) e fronti o edge (di salita e di discesa) le quattro parti della forma d'onda riportata in figura



#### Alberi di Clock

- Nei calcolatori il segnale di clock sequenzializza tutti gli eventi.
   Spesso nel calcolatore si usa oltre al clock primario dei clock secondari che sono sincroni ma che sono di dimensione minore (la metà) per eseguire più azioni nello stesso clock o maggiori (il doppio, il quadruplo) se alcune reti non sono sufficientemente veloci.
- Per questo si parla del clock della CPU, del clock di sistema, o di clock multipli (di frequenza) o di alberi di clock.



### Clock: sensibilità

Nelle reti logiche ogni evento elementare si verifica in un ciclo di clock.

- Se l'evento si verifica mentre il clock è attivo (di solito alto) si dice che la logica lavora "a livello"
- Se ogni evento, ogni transizione di stato e di uscite si verifica al cambiamento del clock si dice che l'evento è "edge-triggered" o "a fronte"
- Di solito si usa il fronte di salita, ma in alcuni casi si usano entrambi
- Le reti logiche che studieremo sono di tipo sincrone e normalmente di tipo edge-triggered.

8

### Memoria binaria bistabile

- Gli elementi di base delle reti sequenziali sono gli elementi di memoria chiamati bistabili, capaci di mantenere al loro interno il valore 0 o il valore 1.
- Questi elementi bistabili sono gli elementi di base capaci di mantenere 1-bit di memoria.

Come nelle reti combinatorie si definiscono i gate elementari, così per le reti sequenziali esistono blocchi elementari per memorizzare lo stato attuale

Memoria binaria (**bistabile** asincrono): elemento capace di memorizzare il valore di una variabile di stato binaria e di commutare alla presenza di un opportuna configurazione di ingresso.

Per capire il funzionamento di un bistabile usiamo un esempio reale:

Nel disegno è stilizzato un bistabile meccanico.

La parte fatta a T è libera di ruotare attorno al perno in basso.

I due blocchi tratteggiati in rosso funzionano da fermi.

Dopo un eventuale fase di equilibrio instabile, la parte a T «cadrà» a destra o a sinistra.





- Collocare l'oggetto a destra o a sinistra può servire per ricordarci qualcosa. Visto che la scelta è binaria, può servire per ricordarsi uno 0 o un 1. Una volta posizionato l'oggetto, starà fermo fino ad un prossimo comando.
- E' un banale esempio di memoria meccanica binaria.



 Supponiamo di avere collocato l'oggetto troppo in alto per poter essere manipolato. Cosa è possibile fare per modificare il suo stato?

Supponiamo di collegare, mediante appositi supporti, due corde.
 Chiameremo la corda a sinistra R e quella a destra S (vedi figura)

0

R

- Tirando la corda R si porta l'oggetto nella posizione 0, tirando la corda S nella posizione 1. Senza toccare le corde l'oggetto starà fermo.
- Attenzione: tirando entrambe le corde, l'oggetto si potrebbe portare nella situazione al centro, di equilibrio instabile. Rilasciando le corde l'oggetto cadrà a sinistra o a destra in modo del tutto casuale e impredicibile. Meglio evitare...
- Chiameremo la corda di sinistra R per indicare l'operazione di RESET (porto a 0) e quella di destra S per indicare SET (porto a 1).

**SET-RESET:** è una rete con due ingressi S e R e una uscita Q (ed una uscita complementata Q'). L'uscita Q assume il valore 1 quando S=1 e R=0 e il valore 0 quando S=0 e R=1. L'uscita rimane inalterata quando S=R=0.

 La combinazione di ingresso S=R=1 non si deve mai verificare (configurazione proibita).



| SR  | Q(t)   | Q'(t)    |
|-----|--------|----------|
| 0 0 | Q(t-1) | Q' (t-1) |
| 0 1 | 0      | 1        |
| 10  | 1      | 0        |
| 11  | -      | -        |



Funzione di commutazione del Set-Reset:

$$Q(t+1)=S+R'Q(t)$$

14

### Bistabile Set-Reset

- Q(t+1)=S+R'Q(t)
- Q'(t+1)=(S+(R+Q')')'
- Esistono diverse realizzazioni:





15

# Latch S-R sensibile a livello (del clock)



#### EN (enable):

- se non è attivo (0) il secondo stadio ha la configurazione di ingresso (0,0) e rimane nello stato corrente (*hold*)
- se è attivo (1) la rete è sensibile al cambiamento degli ingressi: se sono entrambi a 0 la rete rimane in hold, altrimenti la rete cambia di stato (set o reset)

#### **D** Latch

 Memoria capace di mantenere l'uscita costante se il segnale di clock (o enable) non è attivo e di cambiare l'uscita campionando l'ingresso quando il segnale di clock/enable è attivo (74LS76)



 Il flip-flop D (derivato da questo latch) è il flip flop più usato per memorizzare dei segnali il cui valore è significativo – e quindi deve essere campionato – solo in un dato istante (sul fronte¹ del clock es., per memorizzare dati/indirizzi su bus multiplexati)

## Flip flop e latch

- Si definisce *latch* un bistabile sincrono trasparente, capace di memorizzare o meno segnali di ingresso in funzione di un segnale di abilitazione (*clock* o *enable*).
- <u>La transizione di stato avviene per tutto il tempo in cui il clock è attivo</u>
   (<u>alto</u>) e si hanno tante transizioni di stato quanti cambiamenti di
   ingressi avvengono in tale periodo. Il latch è *trasparente* agli ingressi
   quando *l'enable* è attivo

# Flip flop e latch (2)

- Flip Flop è un dispositivo bistabile privo della proprietà di trasparenza
- Nel flip flop il cambiamento della uscita non è conseguenza del cambiamento dell'ingresso di dato ma è conseguenza del cambiamento (edge-triggered) di un ingresso di controllo sincrono (il clock) o asincrono (preset o clear)
- I flip flop si definiscono bistabili sincroni a commutazione sul fronte perché la transizione di stato avviene SOLO nell'istante in cui si ha l'evento significativo del clock (fronte di salita o di discesa) in base agli ingressi in quel momento

# Flip flop e latch D - esempi

• Esempi di comportamenti di un Latch D (7476) e di un FF-D (7474)



Architettura dei calcolatori

20

# Flip flop e latch D - esempi

• Esempi di comportamenti di un Latch D (7476) e di un FF-D (7474)



# Flip flop e latch D - esempi

• Esempi di comportamenti di un Latch D (7476) e di un FF-D (7474)



## Flip Flop JK

- Flip flop JK progettato come estensione del FF-SR
- Il problema dell'ingresso proibito (11) del FF-SR non c'è più → toggle
- Q(t+1)=Q(t)K'+Q(t)'J
- Vengono usati per il campionamento dei dati:
  - per memorizzare dato= 0 JK=01
  - per memorizzare dato=1 JK=10
- basta collegare il dato a J e collegare K a J'



#### Tabella di verità

| J | K | Q+ | Qn+ | Descrizione                  |
|---|---|----|-----|------------------------------|
| 0 | 0 | Q  | Qn  | Memoria (nessun cambiamento) |
| 0 | 1 | 0  | 0   | Reset                        |
| 1 | 0 | 1  | 1   | Set                          |
| 1 | 1 | Qn | Q   | Toggle (complemento)         |



# Flip Flop T - Toggle

Molto usati per fare commutare lo stato di uscita





#### • Q(t+1)=Q(t)T'+Q(t)'T



Tabella di verità:



**Proprietà**: Se T=1 l'uscita Q ha frequenza dimezzata rispetto al clock.

**Applicazioni**: È il componente base dei CONTATORI, infatti collegando a cascata vari flip-flop T ad ogni uscita si ottiene un clock dimezzato rispetto al clock precedente.

## Flip Flop

- Flip Flop e latch sono alla base dei circuiti sequenziali: quando usarli?
- S-R latch sono poco usati come blocchi funzionali (e comunque all'interno dei JK e D).
- Flip Flop T sono molto usati (realizzati con JK o D) all'interno dei contatori o per ricordarsi l'evoluzione di un contesto interno al sistema di elaborazione in due stati possibili
- Flip Flop JK e D sono entrambi i più usati: con JK si realizzano funzioni più complesse con meno logica esterna, ma richiedono più pin. In VLSI si usano più i D (componenti base della memoria)

| SR:  | Q(t+1)=S+R'Q(t)      |
|------|----------------------|
| D:   | Q(t+1)=D             |
| J-K: | Q(t+1)=JQ'(t)+K'Q(t) |
| T:   | Q(t+1)=TQ'(t)+T'Q(t) |

| Q(t) | Q(t+1) | S | R | D | J | K | Т |
|------|--------|---|---|---|---|---|---|
| 0    | 0      | 0 | - | 0 | 0 | - | 0 |
| 0    | 1      | 1 | 0 | 1 | 1 | - | 1 |
| 1    | 0      | 0 | 1 | 0 | - | 1 | 1 |
| 1    | 1      | - | 0 | 1 | - | 0 | 0 |

# Registri

- Un registro è un elemento di memoria in cui n flip-flop vengono controllati dallo stesso clock, formando sostanzialmente una unità in grado di memorizzare parole composte da n bit.
- Tipicamente sono presenti un segnale di Input Enable (o Chip Select CS), cioè una linea che consente di attivare la fase di memorizzazione e un segnale di Output Enable che rende visibile in uscita la parola memorizzata.



### Memorie

- Le memorie sono dispositivi di memorizzazione logicamente assimilabili a banchi di registri, anche se dal punto di vista architetturale se ne discostano profondamente.
- Ogni unità di memorizzazione viene detta cella di memoria.
- La presenza di più di un registro introduce la ovvia necessità di selezionare a quale registro vogliamo accedere.

### Memorie: indirizzamento

- Dal momento che stiamo lavorando con circuiti binari, la scelta più ovvia è quella di codificare in n bit il numero e utilizzare un decoder per produrre i segnali di abilitazione della cella in questione.
- Il numero così codificato viene detto indirizzo della cella e il numero di bit per l'indirizzamento verrà indicato con n<sub>a</sub> dove la a indica la parola address (indirizzo). Il numero di bit contenuti in ogni cella viene indicato con n<sub>d</sub> dove d indica la parola data (dati).



# II Clock (4)

- Si dice periodo di clock la lunghezza del ciclo di clock e frequenza di clock il suo inverso
- Il duty cycle è la percentuale del tempo in cui il clock rimane alto

$$duty_{cycle} = \frac{T_{clkh}}{T_{clk}}$$



# II Clock (5)

- Tsup (tempo di setup) è il periodo in cui gli ingressi devono rimanere stabili prima del fronte del clock per poter essere campionati correttamente
- Th (tempo di hold) è il periodo in cui gli ingressi devono rimanere stabili dopo l'evento del clock



## Flip Flop edge triggered

Tutte le misure sono fatte rispetto al fronte positivo del clock



Esempio (74LS74) requisiti temporali:

- Setup time (Tsu)
- Hold time (Th)
- Minimum clock width (Tw)
- Propagation delays (low to high T<sub>plh</sub>, high to low T<sub>phl</sub>, max e typical)

Architettura dei calcolatori

33

#### **THE FUNCTION TABLE**

|        | Inp   | Out   | uts |    |    |
|--------|-------|-------|-----|----|----|
| Preset | Clear | Clock | D   | Q  | Q  |
| L      | н     | ×     | ×   | Н  | L  |
| Н      | L     | ×     | ×   | L  | Н  |
| L      | L     | ×     | ×   | H. | H* |
| н      | Н     | 1     | Н   | Н  | L  |
| Н      | Н     | 1     | L   | L  | Н  |
| Н      | н     | L     | ×   | Qo | Qσ |

Notes) H; high level, L; low level, X; irrelevant

- t; transition from low to high level
- Qa; level of Q before the indicated steady-state conditions were established.
- $\overline{\mathbb{Q}}_{\mathfrak{d}}$ ; complement of  $\mathbb{Q}_{\mathfrak{q}}$  or level of  $\overline{\mathbb{Q}}$  before the indicated steady-state input conditions were established.
- \*: This configuration is nonstable, that is, it will not persist when preset and clear inputs return to their inactive (high) level.

#### **TIMING DEFINITION**



#### **■PIN ARRANGEMENT**



#### **ERECOMMENDED OPERATING CONDITIONS**

| Item Clock frequency |             | Symbol | min        | typ | max | Unit |
|----------------------|-------------|--------|------------|-----|-----|------|
|                      |             | felock | 0          | -   | 25  | MH2  |
| Pulse                | Clock High  | T      | 25         | _   | _   |      |
| width                | ClearPreset | - tw   | <b>2</b> 5 | _   | -   | ns   |
| Setup                | "H" Data    | 1.     | 201        | _   | -   |      |
| time                 | "L" Data    | tru    | 20†        | _   | *** | ns   |
| Hold time            |             | th     | 51         |     | -   | ns   |

Note) †; The arrow indicates the rising edge.

#### **ELECTRICAL CHARACTERISTICS** ( $Ta = -20 \sim +75^{\circ}C$ )

| Item                         |        | Symbol      | Test Conditions                                                       |                    | min | typ* | max  | Unit |
|------------------------------|--------|-------------|-----------------------------------------------------------------------|--------------------|-----|------|------|------|
| Input voltage                |        | Vin         |                                                                       |                    | 2.0 | _    | _    | V    |
|                              |        | VIL         |                                                                       |                    | -   | _    | 0.8  | V    |
|                              |        | Voн         | $V_{CC} = 4.75 \text{V}, V_{IH} = 2 \text{V}, V_{IL} = 0.8 \text{V},$ | $Ion = -400 \mu A$ | 2.7 | -    | -    | V    |
| Output voltage               |        |             | $V_{CC} = 4.75V$ , $V_{LL} = 0.8V$ , $I_{CL} = 8mA$                   |                    |     | - 1  | 0.5  | ν    |
| Output totage                |        | Vol         | $V_{IH} = 2V$                                                         | IoL = 4mA          | - ' |      | 0.4  |      |
|                              | D      |             |                                                                       |                    |     |      | 20   | μА   |
|                              | Clear  |             | P 5 25V V - 9 7V                                                      |                    | -   | 1.   | 40   |      |
|                              | Preset | lin .       | $V_{CC} = 5.25 \text{V},  V_I = 2.7 \text{V}$                         |                    |     | _    | 40   |      |
|                              | Clock  |             |                                                                       |                    | -   |      | 20   | I    |
|                              | D      |             |                                                                       |                    | -   |      | -0.4 |      |
|                              | Clear  |             | V - F 0511 II - 0 432                                                 |                    |     | -    | -0.8 |      |
| Input current                | Preset | <b>I</b> tL | $V_{CC} = 5.25 \text{V},  V_t = 0.4 \text{V}$                         |                    | _   | -    | -0.8 | mA   |
|                              | Clock  |             |                                                                       |                    | _   | _    | -0.4 |      |
|                              | D      |             |                                                                       |                    |     | _    | 0.1  |      |
|                              | Clear  |             | 10 - F 0F14 16 - 914                                                  | F 0511 17 - 811    |     | - "  | 0.2  |      |
|                              | Preset | It          | $V_{CC} = 5.25 \text{V},  V_I = 7 \text{V}$                           |                    | _   |      | 0.2  | mA   |
|                              | Clock  |             |                                                                       |                    |     |      | 0.1  |      |
| Short-circuit output current |        | Ios         | Vcc=5.25V                                                             |                    | -20 | -    | -100 | mA   |
| Supply current               |        | Icc**       | Vcc=5.25V                                                             |                    | T-  | 4    | 8    | mA   |
| Input clamp voltage          |        | Vik         | $V_{CC} = 4.75 \text{V}, I_{IN} = -18 \text{mA}$                      |                    | T-  |      | -1.5 | V    |

• VCC=5V, Ta=25°C

<sup>\*\*</sup> With all outputs open,  $I_{CC}$  is measured with the Q and  $\overline{\mathbb{Q}}$  outputs high in turn. At the time of measurement, the clock input is grounded.

#### Reti asincrone e sincrone

- Nel progetto di reti logiche si predilige l'impiego di reti sincrone
- Reti asincrone sono alla base delle reti sincrone, ma con un segnale di riferimento, il clock.
- Anche nelle reti sincrone (come i FF-D) esistono segnali asincroni (clear e preset)
- E' meglio evitare reti asincrone (soprattutto ad alta frequenza) perché sono sensibili ad *alee* (corse critiche).

## Reti asincrone e sincrone (2)

In alcuni casi, le reti asincrone sono inevitabili:

- circuiti di reset
- segnali esterni
- segnali di handshake
- segnali di wait nelle memorie

Architettura dei calcolatori

36

# Reti sequenziali (1/4)

- Una rete sequenziale memorizza le informazioni sulle configurazioni di ingresso che si verificano nel tempo; la memorizzazione avviene in stati interni
- Le variabili di stato che definiscono lo stato interno in cui si trova la rete sono memorizzate in elementi di retroazione

# Reti sequenziali (2/4)

- Tra le reti sequenziali, importanza fondamentale hanno le macchine a stati finiti (FSM, Finite state machine) in cui gli elementi di retroazione sono Flip Flop con un unico segnale di clock
- L'insieme dei FF è detto registro di stato e memorizza lo stato futuro presentando a valle lo stato presente



38

Automa a stati finiti

 Modello generale (automa di Mealy\*): il valore delle uscite dipende dallo stato presente e dagli ingressi in quell'istante

G: funzione combinatoria Funzione di stato x x x ingressi prossimo G Stato futuro Stato presente EKEGIŞTI  $Y_1..Y_k$ <u>di rStation</u>  $y_1..y_k$ uscite Funzione di uscita F F: funzione combinatoria Funzione di stato  $X_1..X_n$ prossimo G ingressi Stato futuro Stato presente Elemento

 Modello equivalente (automa di Moore\*\*): il valore delle uscite dipende solo dallo stato presente e non dagli ingressi in quell'istante

di memoria  $y_1..y_k$ uscite Funzione di uscita F

<sup>\*</sup> Mealy, George H. "A method for synthesizing sequential circuits." The Bell System Technical Journal 34.5 (1955): 1045-1079.

<sup>\*\*</sup> Moore, Edward F. "Gedanken-experiments on sequential machines." Automata studies 34 (1956): 129-153.

### Automa a stati finiti

 Modello generale (automa di Mealy\*): il valore delle uscite dipende dallo stato presente e dagli ingressi in quell'istante



Modello equivalente (automa ingressi di Moore\*\*): il valore delle uscite dipende solo dallo stato presente e non dagli ingressi in quell'istante

Stato presente

Stato presente

Stato presente

Stato futuro

Y<sub>1</sub>...Y<sub>k</sub>

Funzione di uscite

uscita F

Z<sub>1</sub>...Z<sub>m</sub>

E' sempre possibile passare da un modello all'altro II modello di Moore ha più stati ma funzioni di uscita più semplici

<sup>\*</sup> Mealy, George H. "A method for synthesizing sequential circuits." *The Bell System Technical Journal* 34.5 (1955): 1045-1079.

<sup>\*\*</sup> Moore, Edward F. "Gedanken-experiments on sequential machines." *Automata studies* 34 (1956): 129-153. *Architettura dei calcolatori* 

# Reti sequenziali (3/4)

- La maggior parte delle reti sequenziali sincrone sono descrivibili come FSM, più o meno complesse.
- Anche la CPU è descrivibile come una FSM avente la parte sequenziale composta dalla Control Unit che passa attraverso diversi stati interni (lettura delle istruzioni, decodifica, esecuzione) in base ai segnali esterni (istruzioni e dati) allo stato interno (flag, stato di esecuzione attuale, ...), per fornire le uscite, i dati elaborati e i segnali esterni al calcolatore).



# Reti sequenziali (4/4)

- Una generica rete sequenziale è pertanto definita dalla tupla
   <X,Z,S,F,G> e richiede in pratica la realizzazione di due funzioni combinatorie (F,G) che dipendono dai due insiemi di valori (X e S). Inoltre, sono necessari dispositivi in grado di memorizzare lo stato prossimo e presentarlo come stato presente nell'intervallo di lavoro successivo della rete sequenziale.
- A seconda del progetto e della descrizione a parole si può decidere di realizzare un automa di Moore o di Mealy.
  - Di solito l'automa di Mealy ha meno stati (quindi meno elementi di memoria) ma ha le reti combinatorie ed in particolare la rete combinatoria delle uscite più complessa e quindi potenzialmente più lenta.
  - Spesso si realizza l'automa di Moore perché è concettualmente più semplice.

# Sintesi di reti sequenziali

- 1. Si prepara una descrizione comportamentale a parole o con un linguaggio di descrizione dell'hardware. (specifiche di progetto)
- 2. Si definisce il **diagramma degli stati** per definire le transizioni che si traduce nella tabella di flusso. Questa è la fase più importante che corrisponde in software alla creazione dell'algoritmo perché si definiscono gli stati interni e le transizioni
- 3. Si impiegano metodi manuali o automatici per la **minimizzazione degli stati.** Spesso il diagramma degli stati può essere minimizzato con un numero minore di stati (esistono algoritmi appositi).

# Sintesi di reti sequenziali (2)

- 4. Dal diagramma minimizzato e tabella di flusso corrispondente si crea la tabella delle transizioni e delle uscite con l'assegnamento degli stati (indicando quale numero binario corrisponde ad ogni stato, date le variabili di stato presente e futuro).
- 5. Infine si ottiene la **implementazione** (avendo scelto i componenti bistabili elementari e i gate elementari per le reti combinatorie).

# Diagramma degli stati

- Una rete sequenziale può essere rappresentata da un diagramma degli stati:
  - il diagramma degli stati è un grafo con tanti nodi quanti gli stati e tanti archi quante le transizioni da uno stato all'altro dovute a cambiamenti degli ingressi
- Nel diagramma degli stati vengono rappresentati inoltre i valori delle uscite per ogni stato:
  - negli archi se il modello è di Mealy
  - nei nodi se il modello è di Moore



• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).



• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).



48

• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).



• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).



Architettura dei calcolatori

50

• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).





Diagramma di Moore



Diagramma di Moore



Diagramma di Mealy



Diagramma di Moore



Diagramma di Mealy

• **Esercizio**: Progettare una rete sequenziale in grado di riconoscere, in presenza di una sequenza di cifre binarie, quando si sono presentati successivamente due 0 e un 1 (es. 001).



Diagramma di Moore



Diagramma di Mealy

Codifica degli stati e sintesi delle uscite (Funzione F) A
 (Moore)

s1s0 - stati presenti S1S0 - stati futuri

| (I dilzione i | JA | 0 | 0 | 0 |
|---------------|----|---|---|---|
|               | В  | 0 | 1 | 0 |
| . 4 . 01      | С  | 1 | 1 | 0 |
| z = s1s0      | D  | 1 | 0 | 1 |
|               |    |   |   |   |

**s0** 

55

# Esempio di sintesi (Funzione G)

 Tabella di Transizioni degli stati (Moore)

| Stato presente |                | Ingresso Stato Futi |   | uro |                |                |
|----------------|----------------|---------------------|---|-----|----------------|----------------|
| S              | S <sub>1</sub> | S <sub>0</sub>      | X | S   | S <sub>1</sub> | S <sub>0</sub> |
| ٨              | 0              | 0                   | 0 | В   | 0              | 1              |
| A              | 0              | 0                   | 1 | Α   | 0              | 0              |
| В              | 0              | 1                   | 0 | С   | 1              | 1              |
|                | 0              | 1                   | 1 | Α   | 0              | 0              |
| С              | 1              | 1                   | 0 | С   | 1              | 1              |
| C              | 1              | 1                   | 1 | D   | 1              | 0              |
| D              | 1              | 0                   | 0 | В   | 0              | 1              |
|                | 1              | 0                   | 1 | Α   | 0              | 0              |



# Sintesi con Flip Flop D

Flip Flop D:
 Q(t+1)= D(t)

uscita = ingresso

- un flip flop per ogni bit di stato da memorizzare
- D1=S1
- D0=S0



S1 = s0 x' + s1s0

z = s1s0

# Evaluation (it is your moment)

Collegati

https://menti.com

Inserisci il codice

6660 0316

Mentimeter

Oppure usa il QR code



https://www.menti.com/ale4e8jaek4i

# Esempio – ventilatore digitale

 Testo: Effettuare la sintesi di un automa a stati finiti sincrono che controlla un ventilatore "digitale". Il ventilatore, oltre allo stato spento, può funzionare a 3 velocità differenti (V0, V1, V2). Per controllare la velocità, esistono due ingressi, rispettivamente Più (P) e Meno (M) che incrementano e decrementano di una unità la velocità del ventilatore. Inizialmente il ventilatore risulta essere spento. Premendo il tasto P si porta alla velocità V0, quindi alle altre velocità. Dalla velocità V0 premendo il tasto M è possibile spegnere il ventilatore. La politica da usare nel caso della pressione contemporanea dei tasti più e meno è a discrezione dello studente e deve essere riportata e commentata. Le uscite della rete devono essere la velocità del ventilatore e il suo stato (acceso/spento).

# Esempio – ventilatore digitale (2)

 Realizzare l'automa a stati e sintetizzare le funzioni di transizione di stato e di uscita. Indicare se nella sintesi si è utilizzato un automa di Mealy o di Moore. Disegnare il circuito logico corrispondente utilizzando Flip Flop D.

Architettura dei calcolatori

60

# Esempio – identificazione I,O,S

- Come prima cosa è necessario identificare bene le componenti dell'automa, ovvero ingressi, stato, uscite.
- Il numero di ingressi è pari a due (P, M). Comportamento del sistema:
  - P=0 e M=0 -> rimango nello stato attuale
  - P=1 e M=0 -> incremento la velocità
  - P=0 e M=1 -> calo la velocità
  - P=1 e M=1 -> calo la velocità
- Nel caso di pressione contemporanea di due tasti, imponiamo al sistema di considerare solo il tasto M che ha la precedenza sul P.
- Il numero totale di stati è 4: Sp, V0, V1, V2.
  - Quindi servono due bit per la sua codifica (S<sub>0</sub>S<sub>1</sub>).

## Esempio – codifica degli stati e delle uscite

#### Codifica Stati

| Codifica |                |                |  |  |  |  |
|----------|----------------|----------------|--|--|--|--|
| Stato    | S <sub>1</sub> | S <sub>0</sub> |  |  |  |  |
| Sp       | 0              | 0              |  |  |  |  |
| $V_{o}$  | 0              | 1              |  |  |  |  |
| $V_1$    | 1              | 0              |  |  |  |  |
| $V_2$    | 1              | 1              |  |  |  |  |

#### Codifica Uscite

- Velocità (Z):
  - $Z \{1 \text{ a 3}\}$ : due bit:  $Z_1Z_0$ .
- Acceso (A):
  - Vale 1 se e solo se il ventilatore è acceso
  - A {0, 1}: 1 bit

# Esempio – diagramma degli stati

 Visto che entrambe le uscite dipendono solo dallo stato in cui si trova il ventilatore e non dall'ingresso che ha portato a quello stato, effettuiamo la sintesi dell'automa di Moore corrispondente.



Nota: è necessario inserire anche gli auto-anelli corrispondenti alla combinazione di ingresso M=0 e P=0!!

# Esempio – tabella di transizione degli stati

- La corrispondente tabella di transizione degli stati che mi permette di ricavare lo stato futuro a partire da ogni combinazione di ingresso/stato corrente è la seguente
- usando s minuscolo per lo stato presente, S maiuscolo per quello futuro

| State                                          | o pres         | ente | Ingr | esso | Stato Futur                |    | turo |
|------------------------------------------------|----------------|------|------|------|----------------------------|----|------|
| S                                              | S <sub>1</sub> | So   | M    | Р    | S                          | S₁ | So   |
|                                                |                | ]    | 0    | 0    | Sp                         |    |      |
| Sp                                             |                |      | 0    | 1    | $V_o$                      |    |      |
| Sp                                             |                |      | 1    | 0    | Sp                         |    |      |
| Sp<br>Sp<br>Sp                                 |                |      | 1    | 1    | V <sub>0</sub><br>Sp<br>Sp |    |      |
| $V_o$                                          |                |      | 0    | 0    | $V_o$                      |    |      |
| $egin{array}{c} V_0 \ V_0 \ V_0 \ \end{array}$ |                |      | 0    | 1    | $V_1$                      |    |      |
| $V_o$                                          |                |      | 1    | 0    | Sp                         |    |      |
| $V_{o}$                                        |                |      | 1    | 1    | Sp                         |    |      |
| $V_1$                                          |                |      | 0    | 0    | $V_1$                      |    |      |
| $V_1$                                          |                | J    | 0    | 1    | $V_2$                      |    |      |
| $V_1$                                          |                |      | 1    | 0    | $V_2$ $V_0$                |    |      |
| $V_1$                                          |                |      | 1    | 1    | $V_o$                      |    |      |
| $V_2$ $V_2$ $V_2$ $V_2$                        |                |      | 0    | 0    | $V_2$                      |    |      |
| $V_2$                                          |                |      | 0    | 1    | $V_2$ $V_2$                |    |      |
| $V_2$                                          |                |      | 1    | 0    | $V_1$                      |    |      |
| $V_2$                                          |                | ]    | 1    | 1    | $V_1$                      |    |      |

# Esempio – tabella di transizione degli stati

- La corrispondente tabella di transizione degli stati che mi permette di ricavare lo stato futuro a partire da ogni combinazione di ingresso/stato corrente è la seguente
- usando s minuscolo per lo stato presente, S maiuscolo per quello futuro

| State | Stato presente |                | Ingresso |   | Stato Futuro |                |                |
|-------|----------------|----------------|----------|---|--------------|----------------|----------------|
| S     | S <sub>1</sub> | S <sub>0</sub> | M        | Р | S            | S <sub>1</sub> | S <sub>0</sub> |
| Sp    | 0              | 0              | 0        | 0 | Sp           | 0              | 0              |
| Sp    | 0              | 0              | 0        | 1 | $V_{o}$      | 0              | 1              |
| Sp    | 0              | 0              | 1        | 0 | Sp           | 0              | 0              |
| Sp    | 0              | 0              | 1        | 1 | Sp           | 0              | 0              |
| $V_o$ | 0              | 1              | 0        | 0 | $V_0$        | 0              | 1              |
| $V_o$ | 0              | 1              | 0        | 1 | $V_1$        | 1              | 0              |
| $V_o$ | 0              | 1              | 1        | 0 | Sp           | 0              | 0              |
| $V_o$ | 0              | 1              | 1        | 1 | Sp           | 0              | 0              |
| $V_1$ | 1              | 0              | 0        | 0 | $V_1$        | 1              | 0              |
| $V_1$ | 1              | 0              | 0        | 1 | $V_2$        | 1              | 1              |
| $V_1$ | 1              | 0              | 1        | 0 | $V_{o}$      | 0              | 1              |
| $V_1$ | 1              | 0              | 1        | 1 | $V_{o}$      | 0              | 1              |
| $V_2$ | 1              | 1              | 0        | 0 | $V_2$        | 1              | 1              |
| $V_2$ | 1              | 1              | 0        | 1 | $V_2$        | 1              | 1              |
| $V_2$ | 1              | 1              | 1        | 0 | $V_1$        | 1              | 0              |
| $V_2$ | 1              | 1              | 1        | 1 | $V_1$        | 1              | 0              |

# Esempio – sintesi minima SP stato futuro

Effettuiamo la sintesi di S<sub>1</sub> e S<sub>0</sub> mediante mappe di Karnaugh. S<sub>1</sub> e S<sub>0</sub> sono due funzioni che dipendono stato attuale e dagli ingressi.

| $S_1$                          |    | M,P |                     |    |    |  |  |
|--------------------------------|----|-----|---------------------|----|----|--|--|
|                                |    | 00  | 01                  | 11 | 10 |  |  |
|                                | 00 | 0   | 0                   | 0  | 0  |  |  |
| s <sub>1</sub> ,s <sub>0</sub> | 01 | 0   | $\langle 1 \rangle$ | 0  | 0  |  |  |
|                                | 11 |     |                     | 1  |    |  |  |
|                                | 10 | Ы   | 1                   | 0  | 0  |  |  |

$$S_1 = s_1 s_0 + s_1 \overline{M} + \overline{M} P s_0$$



$$S_0 = s_0 \overline{MP} + \overline{s_0} \overline{MP} + s_1 \overline{MP} + s_1 \overline{s_0} M$$

# Esempio – sintesi minima uscite

 La sintesi delle uscite invece è molto semplice e si può evitare di passare tramite le mappe. Infatti la velocità corrisponde allo stato in cui ci si trova, e la seconda uscita vale 0 solo nello stato Spento Sp.

| Stato |    |    | Uscite     |            |   |  |
|-------|----|----|------------|------------|---|--|
| S     | s1 | s0 | <b>Z</b> 1 | <b>Z</b> 0 | A |  |
| Sp    | 0  | 0  | 0          | 0          | 0 |  |
| VO    | 0  | 1  | 0          | 1          | 1 |  |
| V1    | 1  | 0  | 1          | 0          | 1 |  |
| V2    | 1  | 1  | 1          | 1          | 1 |  |

Da cui:

$$Z_1 = S_1$$
  
 $Z_0 = S_0$   
 $A = S_1 + S_0$ 

# Sintesi con Flip Flop D

S1 = s1s0 + s1M'+s0M'P S0 = s0M'P' + s0'M'P + s1M'P + s1s0'M



## Esercizio 1

- Esercizio di progetto. Si vuole progettare un DISTRIBUTORE di bibite. Ogni bibita costa 30centesimi e accetta monete da 10 e da 20 cent. Non da' resto. Deve memorizzare nel suo stato interno l'ammontare ricevuto e dare una uscita che vale ad 1 solo quando deve azionare il meccanismo di distribuzione.
- Provare a progettare la rete sia con automa di Moore che di Mealy.

#### Esercizio 2

 Esercizio si vuole realizzare una FSM capace di riconoscere la sequenza 101. La macchina ha un ingresso X ed una uscita Z. La macchina è sequenziale con un clock e l'uscita diventa 1 solo per l'intervallo di tempo in cui arriva l'ultimo valore corretto della sequenza.

#### • Es: